Loading...
- Type of Document: M.Sc. Thesis
- Language: Farsi
- Document No: 47240 (19)
- University: Sharif University of Technology
- Department: Computer Engineering
- Advisor(s): Hesabi, Shahin
- Abstract:
- With constant increase in the rate of VLSI circuits manufactured in sites separate from the designers and computer architects, global concern regarding the possibility of integration of malware by the manufacturing foundries has arisen. Particularly, one main issue that affects reliability of the chips is modifications or additions with malicious intention,known as Hardware Trojans, which are easily applicable during design and manufacturing phase of chips. There has been an increasing fraud in chip-set manufacturing. Hardware Trojans may leak confidential information outside the chip, to the attacker, may alter the function of circuit, or completely fail a system. Hence search for new Trojan Detection methods is absolutely essential. Almost all the present methods are restricted, in that they are suitable only for small Trojans or the gigantic ones. This project strives to fill the gap, by introducing a combined size-aware approach,which is well-suited to striking a balance between tiny and very large Systems-on-Chip.Comparable in speed, our approach is able to offer higher accuracy than its predecessors at the expense of a more complex test design
- Keywords:
- Reliability ; Computer Architecture ; Very Large Scale Integration (VLSI)Circuits ; Hardware Trojan Detection ; Size-Aware Approach
-
محتواي کتاب
- view
- فهرست شکلها
- فهرست جدولها
- مقدمه
- تعریف مسئله
- اهمیت موضوع
- ادبیات موضوع
- اهداف تحقیق
- ساختار پایاننامه
- مفاهیم اولیه
- ترواهای سختافزاری
- دستهبندی ترواهای سختافزاری
- فاز درج تروا
- سطح انتزاع
- روش فعال شدن تروا
- عملکرد تروا
- محل قرارگیری
- مدل کردن ترواهای سختافزاری
- مدار تحریک
- مدار بار
- کارهای پیشین
- تشخیص ترواهای سختافزاری
- دستهبندی روشهای تشخیص تروا
- رویکردهای مبتنی بر آزمون منطقی
- روشهای مبتنی بر تحلیل اثرات جانبی
- رویکردهای نظارت زمان اجرا
- روشهای طراحی مطمئن
- روشهای مبتنی بر حذف رخدادهای نادر
- طراحی برای آزمون تروا
- سختافزار حامل اثبات
- مقایسه روشهای تشخیص تروا
- روش پیشنهادی
- راهکار ما
- چالشهای پیش رو در روشهای تشخیص تروا
- شبیه سازی
- محیط شبیهسازی
- مجموعه داده
- نتایج شبیهسازی
- الگوریتم تولید بردار آزمون
- شبیهساز تروا یاب
- بررسی اثر اندازه تروا بر نتیجه آزمون
- مقایسه نرخ کشف آزمون اثرات جانبی با استفاده از بردارهای هوشمند و تصادفی
- تحلیل زمانی الگوریتم
- نتیجهگیری
- جمعبندی نتایج بدست آمده
- یک آزمون منطقی و اثرات جانبی بهتر
- مشاهده تاثیر اندازه تروا در نتیجه آزمون
- مسائل باز و کارهای آتی
- آزمون خودکار اندازهآگاه
- محل فرضی تروا
- مدل مدار و تروا
- ایجاد فعالیت نسبی بیشتر برای ترواها
- افزایش دقت شبیهسازی
- آزمون واقعی
- جمعبندی نتایج بدست آمده
- مراجع