Sharif Digital Repository / Sharif University of Technology
    • [Zoom In]
    • [Zoom Out]
  • Page 
     of  0
  • [Previous Page]
  • [Next Page]
  • [Fullscreen view]
  • [Close]
 
ارایه معماری‌های مسیریاب کارا برای تراشه‌های قابل بازپیکربندی
صیفوری، زینب Seifoori, Zeinab

Cataloging brief

ارایه معماری‌های مسیریاب کارا برای تراشه‌های قابل بازپیکربندی
پدیدآور اصلی :   صیفوری، زینب Seifoori, Zeinab
ناشر :   صنعتی شریف
سال انتشار  :   1400
موضوع ها :   عملکرد Performance توان مصرفی Power Consumption همشنوایی Cross Talk سیلیکون خاموش Dark...
شماره راهنما :   ‭19-54713

Find in content

sort by

Bookmark

  • فهرست شکل‌ها (10)
  • فهرست جدول‌ها (14)
  • مقدمه (16)
  • ادبیات موضوعی (25)
    • تراشه‌های قابل‌بازپیکربندی (25)
      • بلوک‌های منطقی (25)
      • منابع مسیریابی (27)
    • پدیده سیلیکون تاریک (29)
    • ‌ سالمندی (31)
      • ناپایداری حاصل از دما و بایاس (32)
      • تزریق حامل داغ (32)
      • شکست دی‌الکتریک (33)
      • مهاجرت الکترونی (33)
    • حملات همشنوایی کانال جانبی (34)
  • کارهای مرتبط پیشین (36)
    • روش‌های ارائه شده برای کاهش توان مصرفی در تراشه‌های قابل بازپیکربندی (36)
      • کاهش توان مصرفی در منابع منطقی (36)
      • کاهش توان مصرفی در منابع مسیریابی (38)
    • روش‌های ارائه شده برای کاهش سالمندی در تراشه‌های قابل بازپیکربندی (48)
      • روش‌‏های ارایه شده در جهت کاهش سالمندی در منابع منطقی (51)
      • روش‌‏های ارایه شده در جهت کاهش سالمندی در منابع مسیریابی و منطقی (54)
    • روش‌های ارائه شده برای کاهش اثر همشنوایی (56)
      • کاهش اثرات همشنوایی در طرح‌های VLSI (56)
      • کاهش اثرات همشنوایی در تراشه‌های قابل‌بازپیکربندی (57)
  • معماری‌های پیشنهادی و ارزیابی (59)
    • معماری قطع‌توان جعبه‌های راه‌گزین در عصر سیلیکون تاریک (59)
      • نرخ استفاده از منابع (60)
      • ارزیابی دانه‌بندی (62)
      • وابستگی به هم‌بندی (65)
      • وابستگی به محتوای جعبه‌راه‌گزین (67)
      • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی اول (69)
    • رویکرد یادگیری ماشین به منظور بهبود دسته‌بندی برای تشکیل نواحی قطع‌توان در بخش مسیریابی (74)
      • الگوریتم‌های دسته‌بندی پیشنهادی (75)
      • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی دوم (80)
    • کاهش توان مصرفی ایستا از طریق روش‌های قطع‌توان مبتنی بر یادگیری ماشین و مسیریابی بهبود داده شده (82)
      • الگوریتم دسته‌بندی SiM-IPR-MP (82)
      • مسیریابی آکاه از قطع توان (88)
      • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی سوم (93)
    • روشی بدون هزینه برای کاهش توان مصرفی با نامتعادل‌سازی سیگنا‌ل‌های منطقی و اصلاح مسیریابی (102)
      • وابستگی توان مصرفی مالتی‌پلکسرها به ورودی (105)
      • وابستگی توان مصرفی بافر به ورودی (106)
      • نامتعادل سازی ورودی‌های جدول جستجو (109)
      • سیگنال‌های کم‌توان برای بافرها (110)
      • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی چهارم (112)
    • بهینه‌سازی قبل و بعد از مرحله سیلیکون برای طراحی‌های FPGA آگاه از سالمندی (114)
      • طراحی FPGA آگاه از سالمندی (115)
      • تعیین باند محافظ به صورت دقیق (117)
      • مسیریابی آگاه از سالمندی (120)
      • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی پنجم (121)
    • پیشگیری از حملات همشنوایی کانال جانبی در تراشه‌های FPGA از طریق محدود کردن همشنوایی بین سیم‌های مسیریابی (125)
      • الگوریتم مسیریابی آگاه از همشنوایی (126)
      • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی ششم (132)
    • جمع‌بندی (134)
  • نتیجه‌گیری و کارهای پیشنهادی آینده (136)
    • نتیجه‌گیری (136)
    • کارهای آینده (137)
      • معماری پیشنهادی در جهت کاهش توان مصرفی به همراه کاهش سالمندی (137)
      • کاهش سالمندی (138)
      • معماری پیشنهادی در جهت کاهش توان مصرفی از طریق روش مقیاس‌پذیری ولتاژ (138)
  • مراجع (141)
  • Tasvib-sign.pdf
    • فهرست شکل‌ها (3)
    • فهرست جدول‌ها (3)
    • مقدمه (3)
    • ادبیات موضوعی (3)
      • تراشه‌های قابل‌بازپیکربندی (3)
        • بلوک‌های منطقی (3)
        • منابع مسیریابی (3)
      • پدیده سیلیکون تاریک (3)
      • ‌ سالمندی (3)
        • ناپایداری حاصل از دما و بایاس (3)
        • تزریق حامل داغ (3)
        • شکست دی‌الکتریک (3)
        • مهاجرت الکترونی (3)
      • حملات همشنوایی کانال جانبی (3)
    • کارهای مرتبط پیشین (3)
      • روش‌های ارائه شده برای کاهش توان مصرفی در تراشه‌های قابل بازپیکربندی (3)
        • کاهش توان مصرفی در منابع منطقی (3)
        • کاهش توان مصرفی در منابع مسیریابی (3)
      • روش‌های ارائه شده برای کاهش سالمندی در تراشه‌های قابل بازپیکربندی (3)
        • روش‌‏های ارایه شده در جهت کاهش سالمندی در منابع منطقی (3)
        • روش‌‏های ارایه شده در جهت کاهش سالمندی در منابع مسیریابی و منطقی (3)
      • روش‌های ارائه شده برای کاهش اثر همشنوایی (3)
        • کاهش اثرات همشنوایی در طرح‌های VLSI (3)
        • کاهش اثرات همشنوایی در تراشه‌های قابل‌بازپیکربندی (3)
    • معماری‌های پیشنهادی و ارزیابی (3)
      • معماری قطع‌توان جعبه‌های راه‌گزین در عصر سیلیکون تاریک (3)
        • نرخ استفاده از منابع (3)
        • ارزیابی دانه‌بندی (3)
        • وابستگی به هم‌بندی (3)
        • وابستگی به محتوای جعبه‌راه‌گزین (3)
        • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی اول (3)
      • رویکرد یادگیری ماشین به منظور بهبود دسته‌بندی برای تشکیل نواحی قطع‌توان در بخش مسیریابی (3)
        • الگوریتم‌های دسته‌بندی پیشنهادی (3)
        • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی دوم (3)
      • کاهش توان مصرفی ایستا از طریق روش‌های قطع‌توان مبتنی بر یادگیری ماشین و مسیریابی بهبود داده شده (3)
        • الگوریتم دسته‌بندی SiM-IPR-MP (3)
        • مسیریابی آکاه از قطع توان (3)
        • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی سوم (3)
      • روشی بدون هزینه برای کاهش توان مصرفی با نامتعادل‌سازی سیگنا‌ل‌های منطقی و اصلاح مسیریابی (3)
        • وابستگی توان مصرفی مالتی‌پلکسرها به ورودی (3)
        • وابستگی توان مصرفی بافر به ورودی (3)
        • نامتعادل سازی ورودی‌های جدول جستجو (3)
        • سیگنال‌های کم‌توان برای بافرها (3)
        • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی چهارم (3)
      • بهینه‌سازی قبل و بعد از مرحله سیلیکون برای طراحی‌های FPGA آگاه از سالمندی (3)
        • طراحی FPGA آگاه از سالمندی (3)
        • تعیین باند محافظ به صورت دقیق (3)
        • مسیریابی آگاه از سالمندی (3)
        • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی پنجم (3)
      • پیشگیری از حملات همشنوایی کانال جانبی در تراشه‌های FPGA از طریق محدود کردن همشنوایی بین سیم‌های مسیریابی (3)
        • الگوریتم مسیریابی آگاه از همشنوایی (3)
        • پیاده‌سازی و ارزیابی نتایج معماری پیشنهادی ششم (3)
      • جمع‌بندی (3)
    • نتیجه‌گیری و کارهای پیشنهادی آینده (3)
      • نتیجه‌گیری (3)
      • کارهای آینده (3)
        • معماری پیشنهادی در جهت کاهش توان مصرفی به همراه کاهش سالمندی (3)
        • کاهش سالمندی (3)
        • معماری پیشنهادی در جهت کاهش توان مصرفی از طریق روش مقیاس‌پذیری ولتاژ (3)
    • مراجع (3)
Loading...